loading...

27 de noviembre de 2011

MAX11101 14-Bit, +5 V, 200KSPS ADC con apagado 10μA Más pequeño de la industria de 14-Bit ADC

image

Descripción

El MAX11101 de baja potencia, 14-bit convertidor de analógico a digital (ADC) cuenta con una aproximación sucesiva ADC, apagado automático, rápido 1.1μs de despertador, y un SPI de alta velocidad / QSPI ™ / MICROWIRE ®-compatible interfaz. El MAX11101 opera con una sola fuente de +5 V analógica y cuenta con una oferta digital por separado, lo que permite la interconexión directa con 2.7V a 5.25V lógica digital. En la frecuencia de muestreo máxima de 200KSPS, el MAX11101 consume normalmente 2.75mA. El consumo de energía es típicamente 13.75mW (V AVDD = V DVDD = 5V) a una velocidad de muestreo 200KSPS (max). Autoapagado ™ reduce el suministro de corriente a 140μA en 10ksps ya menos de 10μA a velocidades de muestreo reducido. Excelente comportamiento dinámico y de bajo consumo, combinado con la facilidad de uso y el tamaño de paquete pequeño (10-pin μMAX ® y WLP de 12 golpes), que el MAX11101 ideal para aplicaciones de pilas y de adquisición de datos o de otros circuitos con el consumo de energía y exigentes requisitos de espacio.

image
image

image

A1, B2 6 REF
Referencia externa voltaje de entrada. Establece el rango de tensión analógica.Derivación a AGND con un 4.7FF
condensador.


A2 7 AVDD analógica 5 V Voltaje de alimentación. Derivación a AGND con un condensador 0.1FF.
A3, B1,
C2


4, 8 AGND analógica terrestre


A4 10 SCLK
Entrada de reloj de serie. SCLK impulsa el proceso de conversión y los relojes de datos a velocidades de hasta
4.8MHz.


B3 2 DGND digital terrestre


B4 CS 9
Entrada activa Chip Select bajo. Obligando a los lugares de alta CS MAX11101 de cierre con una típica actual de 0.1FA. Una transición de alto a bajo en CS se activa el modo de funcionamiento normal y se inicia un conversión.


C1 5 AIN entrada analógica


C3 3 DVDD Tensión de alimentación digital. Bypass para DGND con un condensador 0.1FF.

C4 1 DOUT
Salida de datos serie. Los datos los cambios de estado en el flanco descendente de SCLK. DOUT es de alta impedancia cuando CS es alta.

Hoja de Datos

Descargar esta hoja de datos en formato PDFDescargar
Rev 0
(PDF, 3,1 MB)

 

Características principales

  • Resolución de 14 bits, 1 LSB DNL
  • +5 V única operación de suministro
  • Nivel lógico ajustable (2.7V a 5.25V)
  • Rango de voltaje: 0 a V REF
  • Interna de pista y espera, de ancho de banda de entrada de 4 MHz
  • SPI / QSPI / MICROWIRE compatibles con la interfaz en serie
  • Pequeños de 10 pines μMAX y paquetes WLP
  • De bajo consumo
    • 2.75mA en 200KSPS
    • 140μA en 10ksps
    • 0.1μA en Power-Down Mode

Aplicaciones / Usos

  • Las mediciones del acelerómetro
  • Adquisición de Datos
  • Industrial módulos E / S
  • Controles de Procesos Industriales
  • Control de motores
  • Equipos portátiles y de baterías
  • Medidas de Termopares

image

No hay comentarios:

Publicar un comentario