El MAX5882 de 14-bit, 4.6Gsps de digital a analógico (DAC) está diseñado para dirigir la síntesis de RF de multicarrier Quadrature Amplitude Modulation (QAM) en los sistemas de terminación de cable módem (CMTS) y dispositivos de última tecnología QAM (EQAM). El CAD cuenta con una excelente espuria, el ruido y la potencia de canal adyacente (ACP), el rendimiento, y directamente le sintetiza múltiples portadoras en la banda de 47MHz a 1003MHz cable de corriente abajo, como se define en la Especificación de Interfaz de datos-Over-Cable Service (DOCSIS ®). La tasa de actualización 4.6Gsps permite la generación digital de señales con más de ancho de banda de 2GHz. El dispositivo cuenta con cuatro de 14 bits, multiplexados, de baja tensión de señalización diferencial (LVDS) los puertos de entrada que operan cada uno a hasta 1150Mwps de doble velocidad de datos (DDR) o la velocidad de datos única (SDR) de modo. Las entradas también aceptan diferencial de alta velocidad de la lógica de transceptor (DHSTL) los niveles de entrada. El dispositivo acepta un reloj de 1/2 la velocidad de actualización de CAD, como la conversión se activa tanto en ascenso y descenso bordes de reloj. La velocidad de datos de entrada en cada puerto es 1/4 de la velocidad de actualización de CAD o 1 2 / de la velocidad del reloj. El dispositivo contiene un bucle de retardo sin salida al mar (DLL) que simplifica la interfaz para dispositivos FPGA o ASIC. Usando el DLL, la fase del reloj de salida (DATACLK) se ajusta para asegurar que la entrada LVDS bus de datos tiene la relación de temporización apropiada para el reloj en el chip utilizado para enganchar los datos. El dispositivo es un DAC corriente de dirección con un integrado diferencial de la terminación de salida 50Ω para garantizar un rendimiento dinámico óptimo. Operando desde las fuentes de alimentación de 3,3 V y 1,8 V, el dispositivo consume 2,3 W en 4.6Gsps. El dispositivo se especifica en el rango superior de temperatura comercial (0 ° C a +85 ° C) y se ofrece en una ventaja de 256 CSBGA (Pb), paquete de -free/RoHS-compliant.
Hoja de Datos
Solicitud completa Hoja de Datos de
CND requerido
Un kit de evaluación está disponible: MAX5882EVKIT
Características principales
- Salida 4.6Gsps Tasa de actualización
- Dirigir la síntesis de RF de 47MHz a 1003MHz
- No aliasing de HD3 en banda por cable
-
- Líder en la Industria DOCSIS 3.0 Rendimiento de ruido piso
- -70dBc en f OUT = 900MHz, de 8 canales (256 QAM)
- -66dBc en f OUT = 900MHz, 16 canales (256 QAM)
- -62dBc en f OUT = 900MHz, 32 canales (256 QAM)
- -57dBc en f OUT = 500 MHz, 128 canales (256 QAM)
-
- Alta Potencia de salida 9dBm (CW)
- Permite la solución de baja potencia
-
- 04:01 multiplexado entradas LVDS
- Hasta 1150Mwps cada puerto
- Double Data Rate (DDR) de modo
-
- On-Chip DLL para la entrada de sincronización de datos
- Indicador de error de paridad
- Interna diferencial de salida 50Ω terminación
- Registro de entrada Modo de Escaneo
- Compacto 17mm × 17mm, 256 CSBGA paquete
- Disponible Kit de Evaluación (Orden MAX5882EVKIT +)
Aplicaciones y usos
- Vídeo Broadcast Moduladores
- Cable módem Sistemas de Terminación (CMTS)
- Compatible con DOCSIS-Edge QAM dispositivos
- Video-on-Demand (VOD)
No hay comentarios:
Publicar un comentario