loading...

25 de diciembre de 2011

CBTL05023 Multiplexor / demultiplexor cambiar de chip, para DisplayPort v1.2 señales y las señales de control de 10 Gbit / s del canal

 

Descripción del producto

El CBTL05023 es un chip de conmutación multiplexor / demultiplexor para DisplayPort v1.2 señales y las señales de control de 10 Gbit / s del canal. El 10 Gbit / s canal no pasa por este cambio. Este chip proporciona una señal de BIASOUT control de salida, y el DC de polarización de resistencias de pull-down para facilitar una externa de 10 Gbit / s del canal.

El MUX AUX está a 2: 1 interruptor con la clavija CA_DETect seleccionar entre AUX y DDC (Display Control Directo) señales.

La DP es un MUX 2: un interruptor que selecciona entre DPML (Link DisplayPort principal) y las señales de LSTX / LSRX.

Este chip también incluye tres buffers señal de control: HPDOUT, CA_DETOUT y BIASOUT.

CBTL05023 es alimentado por una fuente de 3,3 V y está disponible en 3 mm x 3 mm HVQFN24 paquete con paso de 0,4 mm.

 

Características

2.1 MUX AUX 2: 1 interruptor

  • Este 2: 1 interruptor es controlado por la multiplexación de la señal de la CA_DET AUX 1 Mbit / s diferencial y DDC (Display Control Directo) señales
    • Cuando CA_DET es ALTA, vía DDC se selecciona
  • Diferencial canal AUX:
    • Pérdida de inserción baja: -0,5 dB a 5 MHz.
    • La pérdida de retorno de baja: -19 dB a 5 MHz.
    • De baja presión en estado de resistencia: 7,5 Ω
    • Ancho de banda: 5 GHz
    • Bajo fuera del estado de aislamiento: -75 dB a 5 MHz.
    • Baja diafonía: -40 dB a 5 MHz.
    • De modo común de voltaje de entrada V IC : 0 V a 3,3 V
    • Diferencial de voltaje de entrada V ID : 1,4 V (máximo)
  • DDC canal tiene DDC_CLK y DDC_DAT que dos señales C
    • 100 kHz 3,3 V oscilación de voltaje
  • Ambos AUXIO + y salidas AUXIO tienen 900 Ω (± 20%) la resistencia de pull-down que se activa por el estado del pin de salida BIASOUT
    • Estas resistencias pull-down proporcionan polarización DC para el 10 Gbit / s de canal

2.2 MUX DP 2: 1 interruptor

El MUX DP es un interruptor de 2:1 que es controlado por la multiplexación pin DP_PD de una señal diferencial DPML y señales LSTX / LSRX

  • El DPML (Link DisplayPort principal) corre hacia HBR2 velocidad de datos de 5,4 Gb / s
  • La baja velocidad de las señales de DC junto LSTX y LSRX son de 3,3 V single-ended señales que operaba en 1 Mbit / s
  • 5,4 Gbit / s DPML canal:
    • Baja pérdida de inserción para DP-DPMLO camino: -2,0 dB a 2,5 GHz
    • Baja pérdida de inserción de LS-DPMLO camino: -2,0 dB a 2,5 GHz
    • La pérdida de retorno bajo para DP-DPMLO camino: -15 dB a 2,5 GHz
    • La pérdida de retorno bajo para LS-DPMLO camino: -14 dB a 2,5 GHz
    • Baja en el estado de resistencia para DP-DPMLO ruta: 9 Ω
    • Baja en el estado de resistencia para LS-DPMLO camino: 13 Ω
    • Gran ancho de banda: 7 GHz
    • Bajo fuera del estado de aislamiento: -20 dB a 2,5 GHz
    • Baja diafonía: -50 dB a 2,5 GHz
    • De modo común de voltaje de entrada V IC : 0 V a 3,3 V
    • Diferencial de voltaje de entrada V ID : 1,4 V (máximo)

2.3 Generales

  • La entrada de la HPDOUT (Plug abrazo Detección de salida) de amortiguación es tolerancia de 5 V
  • HPDOUT, CA_DETOUT BIASOUT y tampones
    • Entrada CA_DET corriente de fuga <0,1 mA para evitar la conducción de la 1 M desplegable a un alto nivel
    • Buffer BIASOUT es capaz de proporcionar corriente suficiente para alimentar el circuito de polarización de la ruta de diodo PIN
    • Buffer BIASOUT puede manejar hasta seis conjuntos de circuitos de polarización para el 10 Gbit / s caminos
  • Cuando AUXIO_EN es bajo o (Biasin = 0 y DP_PD = 1), este chip es en modo de suspensión
    • AUXIO + y AUXIO de MUX AUX están desactivados
    • Buffers CA_DETOUT y HPDOUT están en
    • Cuando el chip esté en modo inactivo, CBTL05023 consumirá <3,5 mW
  • De alto ancho de banda analógico de paso a la tecnología de puerta
  • Muy bajo dentro de par diferencial sesgo (5 ps típico)
  • Todos los canales tienen de nuevo la protección actual
  • Todos los canales de apoyo del carril-a-rail de voltaje de entrada
  • CMOS buffer de entrada con histéresis
  • Solo 3.3 V ± 10% de energía de suministro
  • HVQFN24 3 mm x 3 mm paquete, 0,4 mm de inclinación, con almohadilla central expuesto por el alivio térmico y eléctrico de tierra
  • ESD: 2500 V HBM, 1250 V MDL
  • Temperatura de funcionamiento: 0 ℃ a 85 ℃


No hay comentarios:

Publicar un comentario