18 de diciembre de 2013

DS3177 DS3/E3 Single-Chip Transceiver Premier Solution de Industria para DS3/E3 Wireline Comunicaciones combina un rendimiento excepcional con alta integración

DS3177: Diagrama Funcional

El DS3177 combina un enmarcador DS3/E3 y un LIU (transmisor-receptor de un solo chip) para conectar a una línea de cobre físico DS3/E3. Al igual que su predecesor (DS3170), el DS3177 es un software configurado, DS3/E3, transmisor-receptor de un solo chip (SCT). La unidad de interfaz de línea (LIU) tiene independiente de recepción y transmisión caminos. El bloque LIU receptor realiza reloj y recuperación de datos de una o B3ZS señal AMI HDB3 codificados y monitores para la pérdida de la señal entrante, y se puede omitir para el reloj directa e ingreso de datos. El bloque LIU receptor realiza opcionalmente decodificación B3ZS/HDB3. El transmisor LIU impulsa formas de onda estándar de pulso-forma en 75Ω cable coaxial y se puede omitir para el reloj y salida directa de datos. El atenuador de la fluctuación de fase se puede poner en la transmisión o recepción ruta de datos cuando el LIU está habilitado. Built-in redactores DS3/E3 transmitir y recibir datos en el formato correcto DS3 C-bit, M23 DS3, E3 G.751 o flujos de datos G.832 E3. Las funciones no utilizadas son impulsados ​​hacia abajo para reducir los requisitos de energía del sistema. El DS3177 se ajusta a las normas de telecomunicaciones enumerados en la Tabla 5-1 en la ficha técnica completa.

Hoja de datos

Descargar esta hoja de datos en formato PDFDescargar
Rev 0
(PDF, 2.8MB)

Características principales

  • Transceptor Single-Chip para los DS3 y E3
  • Realiza Reciba Reloj / Recuperación de datos y de transmisión waveshaping de DS3 y E3
  • Atenuador de fluctuación se puede colocar en el Sendero recibir o transmitir
  • Interfaces con 75Ω cable coaxial en longitudes de hasta 380 metros o 1.246 pies (DS3), o 440 metros o 1.443 pies (E3)
  • Utiliza 01:02 Transformers en Tx y Rx Ambos
  • On Chip DS3 (M23 o C-Bit) y E3 Framer (G.751 o G.832)
  • Controlador integrado HDLC con 256 Byte FIFO para la inserción / extracción de DS3 PMDL, G.751 Sn Bit, y G.832 NR / GC Bytes
  • On Chip BERT para PRBS y la Generación del patrón repetitivo, Análisis de Detección y
  • Grandes contadores de supervisión del rendimiento para los intervalos de acumulación de al menos 1 segundo
  • Inserción del techo flexible / Puerto de Extractor de DS3, E3 Framers
  • Loopbacks Incluir Line, diagnóstico, Framer, carga útil, y analógico con Capacidades insertar AIS en las Instrucciones de distancia desde loopback llegar
  • Adaptador Cambio integrado Reloj Para generar el restante Internamente Requerido 44.736MHZ (DS3) y 34.368MHz (E3) de una sola fuente de reloj de referencia
  • CLAD referencia de reloj puede ser 44.736MHZ, 34.368MHz, 77.76MHz, 51.84MHz o 19.44MHz
  • Software compatible con la familia DS3171-DS3174 SCT Producto
  • 8-/16-bit paralelo y en serie de SPI Slave (≤ 10Mbps) interfaz del microprocesador
  • De baja potencia (0,5 W) 3.3V Operación (5V tolerante I / O)
  • 100-Pin 11mm x 11mm Pequeñas (1mm) CSBGA
  • Temperatura de la operación industrial: -40 ° C a +85 ° C
  • IEEE 1149.1 JTAG puerto de prueba

Aplicaciones / Usos

  • Concentradores de Acceso
  • Cross digital Conectar
  • Dispositivo de acceso integrado (IAD)
  • Plataformas de Acceso Multiservicio (MSAPs)
  • Plataforma Protocolo Multiservicio (MSPP)
  • PBXs
  • PDH Multiplexor / demultiplexor
  • Routers y Switches
  • ADM SONET / SDH
  • SONET / SDH Muxes
  • Equipo de prueba

No hay comentarios:

Publicar un comentario